央視網|中國網絡電視臺|網站地圖
客服設為首頁
登錄

中國網絡電視臺 > 新聞臺 > 新聞中心 >

AMD“Piledriver”芯片頻率有望突破4GHz

發佈時間:2012年02月25日 12:44 | 進入復興論壇 | 來源:cnbeta | 手機看視頻


評分
意見反饋 意見反饋 頂 踩 收藏 收藏
channelId 1 1 1
壟!-- /8962/web_cntv/dicengye_huazhonghua01 -->

更多 今日話題

壟!-- /8962/web_cntv/dicengye_huazhonghua02 -->

更多 24小時排行榜

壟!-- /8962/web_cntv/dicengye_huazhonghua03 -->

  美國Cyclos Semiconductor公司宣佈,其諧振時鐘網絡(Resonant Clock Mesh)技術被美國AMD公司(Advanced Micro Devices)封裝在了新一代處理內核“Piledriver”(開發代號)中(英文發佈資料)。此次的成果是兩公司與Cyclos獨立前所在的美國密歇根大學在正于美國舊金山舉行的“ISSCC 2012”上共同發表的(演講序號:3.7)。

  Piledriver是最近開始供貨的“Bulldozer”的新一代處理器內核架構。將來會應用於服務器MPU“Opteron”等産品。此次採用32nm工藝以Piledriver架構試製了由64個處理單元構成的處理器內核。時鐘頻率超過4GHz。利用Cyclos的揩振時鐘技術實現了該時鐘網絡。採用該技術後,與普通時鐘網絡相比,可將時鐘分配的功耗最大減少24%。另外,不僅功耗大幅降低,時鐘偏移也得到充分減小。整個芯片有望最多降低10%的功耗。

  Cyclos以此次的技術實現商用化為目標,于2006年從美國密歇根大學分離後創立。以前曾與英國ARM公司一起使用ARM9內核驗證過該技術的有效性,但以商用為前提得以採用還屬首次。據Cyclos介紹,諧振時鐘網絡技術的原理並不難。具體而言,就是在時鐘網絡的電容器和新集成的電感器上構成諧振電路,將諧振電路的電容器和電感器之間交換能源時的電氣信號作為時鐘來使用。

  諧振電路本身就是時鐘發生源,因此無需像已有時鐘網絡那樣使用大的時鐘緩衝器。不過,最初需要激發能量交換,而且當諧振電路損失導致能量交換減緩時還要再次激發。Cyclos聲稱,即便是如此,這些激發所需要的功率也遠遠小于已有時鐘網絡的時鐘緩存器的驅動功率。

  諧振時鐘網絡技術令人擔心的問題是電感器會不會導致芯片面積增大。對此,Cyclos給出了如下解釋。電感器是新集成的,因此採用該技術後,芯片面積按説會平均增加4~5%。不過,很多微細工藝的SoC,其芯片面積決定於I/O焊盤的數量,因此芯片上有“空地”。可以説,在這些“空地”嵌入電感器,就等同於實際增加的芯片面積幾乎為零。

  據Cyclos推算,要提供超過1GHz的時鐘,需要集成0.75n~1.25nH的電感器,其面積在100μm100μm以下。而且,工藝微細化後金屬佈線的厚度會增加,還有利於提高電感值。

  文/技術在線

熱詞:

  • piledriver
  • 芯片面積
  • AMD公司
  • Cyclos
  • 電感器
  • Mesh
  • 空地
  • 時鐘頻率
  • 諧振電路
  • bulldozer